数字电路基础期末复习习题集含答案

时间:2021-10-22 10:06:40 来源:网友投稿

  数字电路基础期末复习习题集

 选择题 1.一位十六进制数可以用 C 位二进制数来表示。

 A. . 1

  B. . 2

  C. . 4

 D. . 16 2.十进制数 25 用 8421BCD 码表示为 B 。

 A. .10 101

  B. .0010 0101

 C. .100101

 D. .10101 3.以下表达式中符合逻辑运算法则的是 D 。

 A.C·C=C2

 B.1+1=10

 C.0<1 D.A+1=1 4. 当逻辑函数有 n 个变量时,共有 D 个变量取值组合?

 A. n

 B. 2n

  C. n2

 D. 2 n

 5.F=A +BD+CDE+ D=

 A 。

 A.

  B.

  C.

  D.

 6.逻辑函数 F=

 = A 。

 A.B

  B.A

  C.

  D.

  7.A+BC= C 。

 A .A+B

 B.A+C

 C.(A+B)(A+C)

 D.B+C 8.在何种输入情况下,“与非”运算的结果是逻辑0。

 D

 B AD B A  D B A ) (  ) )( ( D B D A   ) )( ( D B D A  ) ( B A A  B A B A

 A.全部输入是 0 B.任一输入是 0 C.仅一输入是 0 D.全部输入是 1 9.在何种输入情况下,“或非”运算的结果是逻辑0。

 BCD

  A.全部输入是 0

 B.全部输入是 1 C.任一输入为 0,其他输入为 1 D.任一输入为 1 10. N 个触发器可以构成能寄存 B 位二进制数码的寄存器。

  A.N-1

 B.N

  C.N+1

 D.2N 11.一个触发器可记录一位二进制代码,它有 C 个稳态。

 A.0

 B.1

 C.2

 D.3

  12.存储 8 位二进制信息要 D 个触发器。

 A.2

 B.3

 C.4

 D.8 13.对于 T 触发器,若原态 Qn=1,欲使新态 Qn+1=1,应使输入 T= A

 。

 A.0

 B.1

 C.Q

 D. 14.对于 D 触发器,欲使 Qn+1 =Q n ,应使输入 D= C 。

 A.0

 B.1

 C.Q

 D. 15.对于 JK 触发器,若 J=K,则可完成 C 触发器QQ

  的逻辑功能。

 A.RS

 B.D

 C.T

 D.Tˊ 16.为实现将 JK 触发器转换为 D 触发器,应使 A

 。

 A.J=D,K= B. K=D,J= C.J=K=D D.J=K= 17.边沿式 D 触发器是一种 C 稳态电路。

 A.无 B.单 C.双 D.多 18.多谐振荡器可产生 B 。

 A.正弦波 B.矩形脉冲

 C.三角波

 D.锯齿波 19.石英晶体多谐振荡器的突出是优点 C 。

 A.速度高 B.电路简单

 C.振荡频率稳定 D.输出波形边沿陡峭 20.用 555 定时器组成施密特触发器,当输入控制端 CO 外接 10V 电压时,回差电压为 B 。

 A.3.33V

 B.5V

 C.6.66V

 D.10V 21.若在编码器中有 50 个编码对象,则要求输出二进制代码位数为 B 位。

 A.5

 B.6

  C.10

 D.50 22.一个 16 选一的数据选择器,其地址输入(选择控制输入)端有 C 个。

 A.1

 B.2

  C.4

 D.16 D D D

  23.函数 ,当变量的取值为 ACD 时,将出现冒险现象。

 A.B=C=1 B.B=C=0 C.A=1,C=0 D.A=0,B=0 24.四选一数据选择器的数据输出 Y 与数据输入Xi 和地址码 Ai 之间的逻辑表达式为 Y= A

 。

 A.

  B.

  C.

  D.

 25.一个 8 选一数据选择器的数据输入端有 E 个。

 A.1

  B.2

 C.3

 D.4

 E.8 26.在下列逻辑电路中,不是组合逻辑电路的有 D 。

 A.译码器

 B.编码器

 C.全加器

 D.寄存器 27.八路数据分配器,其地址输入端有 C 个。

 A.1

  B.2

 C.3

 D.4

 E.8 28.用四选一数据选择器实现函数 Y= ,应使 A 。

 A.D 0 =D 2 =0,D 1 =D 3 =1

 B.D 0 =D 2 =1,D 1 =D 3 =0 C.D 0 =D 1 =0,D 2 =D 3 =1

 D.D 0 =D 1 =1,D 2 =D 3 =0 29.同步计数器和异步计数器比较,同步计数器的显著优点是 A 。

 C B AB C A F   3X A A X A A X A A X A A0 1 201 1 0100 1   00 1 X A A1 01 X A A3X A A0 10 1 0 1A A A A 

 A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟 CP 控制。

 30.把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。

 A.4

  B.5

  C.9

  D.20 31.下列逻辑电路中为时序逻辑电路的是 C 。

 A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 32. N 个触发器可以构成最大计数长度(进制数)为 D 的计数器。

 A.N

  B.2N

  C.N2

 D.2 N 33. N 个触发器可以构成能寄存 B 位二进制数码的寄存器。

 A.N-1

 B.N

 C.N+1

 D.2N 34.五个 D 触发器构成环形计数器,其计数长度为 D 。

 A.5

 B.10

 C.25

 D.32 35.同步时序电路和异步时序电路比较,其差异在于后者 B 。

 A.没有触发器

  B.没有统一的时钟脉冲控制

  C.没有稳定状态

 D.输出只与内部状态有关 36.一位 8421BCD 码计数器至少需要 B 个触发器。

 A.3

 B.4

  C.5

  D.10 37.欲设计 0,1,2,3,4,5,6,7 这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用 B 级触发器。

 A.2

 B.3

  C.4

  D.8 38.某电视机水平-垂直扫描发生器需要一个分频器将 31500H Z 的脉冲转换为 60H Z 的脉冲,欲构成此分频器至少需要 C 个触发器。

 A.10

 B.60

 C.525

 D.31500 39.一个无符号 4 位权电阻 DAC,最低位处的电阻为 40KΩ,则最高位处电阻为 B 。

 A.4KΩ B.5KΩ

 C.10KΩ

 D.20KΩ 40.4 位倒 T 型电阻网络 DAC 的电阻网络的电阻取值有 B 种。

 A.1

 B.2

 C.4

  D.8 41.为使采样输出信号不失真地代表输入模拟信号,采样频率 和输入模拟信号的最高频率 的 f s fax Im

  关系是 C 。

 A. ≥

 B. ≤

 C. ≥2

 D. ≤2

 42.将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为 C 。

 A.采样

 B.量化

 C.保持

 D.编码 43.用二进制码表示指定离散电平的过程称为 D 。

 A.采样

 B.量化

 C.保持

 D.编码 44.将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为 B 。

 A.采样

 B.量化

 C.保持

 D.编码 45.以下四种转换器, A 是 A/D 转换器且转换速度最高。

 A.并联比较型 B.逐次逼近型 C.双积分型 D.施密特触发器 二、判断题(正确打√,错误的打×)

 1. 逻辑变量的取值,1比0大。( × )。

 2. 异或函数与同或函数在逻辑上互为反函数。( √ )。

 f s fax Imf s fax Imf s fax Imf s fax Im

  3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。( √ )。

 4.因为逻辑表达式 A+B+AB=A+B 成立,所以 AB=0成立。(× )

 5.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(√ )

 6.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(×)

 7.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。(√ )

 8.逻辑函数 Y=A + B+ C+B 已是最简与或表达式。( × )

 9.因为逻辑表达式 A + B +AB=A+B+AB 成立,所以 A + B= A+B 成立。( × )

 10.对逻辑函数 Y=A + B+ C+B 利用代入规则,令A=BC 代入,得 Y= BC + B+ C+B = C+B 成立。( √ )

 11.TTL 与非门的多余输入端可以接固定高电平。( √ )

 12. 当 TTL 与非门的输入端悬空时相当于输入为B A BCB AB AB A BCBBCBCBC

  逻辑 1。( √ )

 13.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( √ )

 14.CMOS 或非门与 TTL 或非门的逻辑功能完全相同。( √ )

 15.三态门的三种状态分别为:高电平、低电平、不高不低的电压。( × )

 16.一般 TTL 门电路的输出端可以直接相连,实现线与。( × )

 17.CMOS OD 门(漏极开路门)的输出端可以直接相连,实现线与。( √ )

 18.TTL OC 门(集电极开路门)的输出端可以直接相连,实现线与。( √ )

 19. D 触发器的特性方程为 Qn+1 =D,与 Q n无关,所以它没有记忆功能。( × )

 20.RS 触发器的约束条件 RS=0 表示不允许出现R=S=1 的输入。( √ )

 21.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( √ )

 22. 由两个 TTL 或非门构成的基本 RS 触发器,当

  R=S=0 时,触发器的状态为不定。( × )

 23. 对边沿 JK 触发器,在 CP 为高电平期间,当J=K=1 时,状态会翻转一次。( × )

 24. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( × )

 25. 编码与译码是互逆的过程。( √ )

 26. 二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。( √ )

 27. 共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( √ )

 28. 数据选择器和数据分配器的功能正好相反,互为逆过程。( √ )

 29. 用数据选择器可实现时序逻辑电路。( × )

 30. 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( × )

 31.同步时序电路由组合电路和存储器两部分组成。(√ )

 32.组合电路不含有记忆功能的器件。( √ )

 33.时序电路不含有记忆功能的器件。( × )

 34.同步时序电路具有统一的时钟 CP 控制。

  ( × )

 35.异步时序电路的各级触发器类型不同。( × )

 36.计数器的模是指对输入的计数脉冲的个数。( × )

 37.D 触发器的特征方程 Qn+1 =D,而与 Q n无关,所以,D触发器不是时序电路。( × )

 38.在同步时序电路的设计中,若最简状态表中的状态数为 2N ,而又是用 N 级触发器来实现其电路,则不需检查电路的自启动性。( √ )

 39.把一个 5 进制计数器与一个 10 进制计数器串联可得到 15 进制计数器。(× )

 40.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。( × )

 41.利用反馈归零法获得 N 进制计数器时,若为异步置零方式,则状态 SN 只是短暂的过渡状态,不能稳定而是立刻变为 0 状态。( × )

 42. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( √ )

  43.格雷码具有任何相邻码只有一位码元不同的特性。

 ( √ )

 44.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( √ )

 45.十进制数(9)

 10 比十六进制数(9)

 16 小。( × )

 46. 施密特触发器可用于将三角波变换成正弦波。( × )

 47. 施密特触发器有两个稳态。(√ )

 48. 多谐振荡器的输出信号的周期与阻容元件的参数成正比。(√ )

 49. 石英晶体多谐振荡器的振荡频率与电路中的R、C 成正比。( × )

 50. 单 稳 态 触 发 器 的 暂 稳 态 时 间 与 输 入 触 发 脉 冲宽度成正比。(× )

 51. 单稳态触发器的暂稳态维持时间用 t W 表示,与电路中 RC 成正比。( √ )

 52. 采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽 tW。(× )

 三、填空题 1. 数字信号的特点是在时间上和数值(幅度)上都是断续变

  化的,其高电平和低电平常用 1

 和 0 来表示。

 2. 分析数字电路的主要工具是 逻辑代数 ,数字电路又称作 逻辑电路 。

 3. 在数字电路中,常用的计数制除十进制外,还有 二进制 、 八进制 、 十六进制 。

 4. ( 0111 1000) 8421BCD

 = (

 0100 1110 )2 =( 116 ) 8 =( 78 ) 10 =(4E ) 16

 5.最基本的逻辑关系有 与 、 或 、 非 三种。常用的几种导出的逻辑运算为 与 、 或 、 非 、 与非 、 或非 。

 6. 逻辑函数的常用表示方法有 真值表 、 逻辑图 、 逻辑函数式 、 卡诺图 。

 7. 逻辑代数中与普通代数相似的定律有 交换律 、 结合律 、 分配律 。摩根定律又称为 反演定律 。

 8. 逻辑代数的三个重要规则是 带入规则 、 反演规则 、 对偶规则 。

 9.逻辑函数 F= +B+ D 的反函数 =

 。

 10 . 添 加 项 公 式 AB+ C+BC=AB+ C 的 对 偶 式 为

 。

 11.逻辑函数 F= +A+B+C+D= 1 。

 12.逻辑函数 F= = 0 。

 A C FD B A C B A A AAC B A BC AC B A    A B C DAB B A B A B A   

  13.集电极开路门的英文缩写为 OC 门,工作时必须外接 电源和负载 。

 14.OC 门称为 集电极开路 门,多个 OC 门输出端并联到一起可实现 线与 功能。

 15.TTL 与非门电压传输特性曲线分为 饱和 区、 转折 区、 线性 区、 截止 区。

 16.触发器有 两 个稳态,存储 8 位二进制信息要 八 个触发器。

 17.一个基本 RS 触发器在正常工作时,它的约束条件是 +=1,则它不允许输入 = 0 且 = 0 的信号。

 18.触发器有两个互补的输出端 Q、 ,定义触发器的 1 状态为

 ,0 状态为

 ,可见触发器的状态指的是 Q 端的状态。

 19.一个基本 RS 触发器在正常工作时,不允许输入 R=S=1 的信号,因此它的约束条件是 RS=0 。

 20.在一个 CP 脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的 空翻 ,触发方式为 边沿 式或 主从 式的触发器不会出现这种现象。

 21.描述触发器的逻辑功能的方法有 特征方程 、 真值表 、 逻辑表达式 、 波形图

 和 文字说明 。

 R SS RQ0 1   Q Q , 1 0   Q Q ,

  22.半导体数码显示器的内部接法有两种形式:共 共阴 接法和共 共阳 接法。对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。

 23.消除竟争冒险的方法有 修改逻辑设计 、 滤波电容 、 加入选通电路 等。

 24.寄存器按照功能不同可分为两类:

 位移 寄存器和 数码 寄存器。

 25.数字电路按照是否有记忆功能通常可分为两类:

 时序逻辑 、 组合逻辑 。

推荐访问:习题集 期末 复习

版权所有:文秘范文网 2010-2024 未经授权禁止复制或建立镜像[文秘范文网]所有资源完全免费共享

Powered by 文秘范文网 © All Rights Reserved.。陕ICP备16010436号